Разработка и реализация нейросетевого классификатора на ПЛИС; Технологии Microsoft в теории и практике программирования
| Parent link: | Технологии Microsoft в теории и практике программирования.— 2015.— [С. 132-133] |
|---|---|
| Autor principal: | |
| Autor corporatiu: | |
| Altres autors: | |
| Sumari: | Заглавие с титульного листа. Developed a prototype of fragment cascaded neural network with direct serial connections with selectable the activation function of neurons. Fragment executed on programmable logic device (type fieldprogrammable gate array, FPGA) Cyclone 3 (EP3C55) from Altera. It is given a method of designing a fragment of a neural network in the CAD Quartus II 9.1. |
| Idioma: | rus |
| Publicat: |
2015
|
| Col·lecció: | Интеллектуальные системы и технологии |
| Matèries: | |
| Accés en línia: | http://earchive.tpu.ru/handle/11683/23835 http://www.lib.tpu.ru/fulltext/c/2015/C28/057.pdf |
| Format: | Electrònic Capítol de llibre |
| KOHA link: | https://koha.lib.tpu.ru/cgi-bin/koha/opac-detail.pl?biblionumber=614565 |
MARC
| LEADER | 00000naa2a2200000 4500 | ||
|---|---|---|---|
| 001 | 614565 | ||
| 005 | 20231101132820.0 | ||
| 035 | |a (RuTPU)RU\TPU\conf\12735 | ||
| 035 | |a RU\TPU\conf\12731 | ||
| 090 | |a 614565 | ||
| 100 | |a 20151001d2015 k y0rusy50 ca | ||
| 101 | 0 | |a rus |d eng | |
| 102 | |a RU | ||
| 105 | |a y z 100zy | ||
| 135 | |a drgn ---uucaa | ||
| 181 | 0 | |a i | |
| 182 | 0 | |a b | |
| 200 | 1 | |a Разработка и реализация нейросетевого классификатора на ПЛИС |f В. С. Шумихин |g науч. рук. Д. С. Григорьев | |
| 203 | |a Текст |c электронный | ||
| 225 | 1 | |a Интеллектуальные системы и технологии | |
| 230 | |a 1 компьютерный файл (pdf; 158 Кб) | ||
| 300 | |a Заглавие с титульного листа. | ||
| 320 | |a [Библиогр.: с. 133 (4 назв.)] | ||
| 330 | |a Developed a prototype of fragment cascaded neural network with direct serial connections with selectable the activation function of neurons. Fragment executed on programmable logic device (type fieldprogrammable gate array, FPGA) Cyclone 3 (EP3C55) from Altera. It is given a method of designing a fragment of a neural network in the CAD Quartus II 9.1. | ||
| 337 | |a Adobe Reader | ||
| 463 | 1 | |0 (RuTPU)RU\TPU\conf\19196 |t Технологии Microsoft в теории и практике программирования |o сборник трудов XII Всероссийской научно-практической конференции студентов, аспирантов и молодых ученых, г.Томск, 25-26 марта 2015 г. |f Национальный исследовательский Томский политехнический университет (ТПУ), Институт кибернетики ; ред. кол. А. В. Лиепиньш [и др.] |v [С. 132-133] |d 2015 | |
| 610 | 1 | |a электронный ресурс | |
| 610 | 1 | |a труды учёных ТПУ | |
| 610 | 1 | |a нейронные сети | |
| 610 | 1 | |a программируемые устройства | |
| 610 | 1 | |a логические устройства | |
| 610 | 1 | |a аппаратная реализация | |
| 610 | 1 | |a ПЛИС | |
| 700 | 1 | |a Шумихин |b В. С. | |
| 702 | 1 | |a Григорьев |b Д. С. |c специалист в области информатики и вычислительной техники |c ассистент Томского политехнического университета |f 1991- |g Дмитрий Сергеевич |2 stltpush |3 (RuTPU)RU\TPU\pers\46946 |4 727 | |
| 712 | 0 | 2 | |a Национальный исследовательский Томский политехнический университет (ТПУ) |b Институт кибернетики (ИК) |b Кафедра вычислительной техники (ВТ) |h 126 |2 stltpush |3 (RuTPU)RU\TPU\col\18699 |
| 801 | 2 | |a RU |b 63413507 |c 20210902 |g RCR | |
| 856 | 4 | |u http://earchive.tpu.ru/handle/11683/23835 | |
| 856 | 4 | |u http://www.lib.tpu.ru/fulltext/c/2015/C28/057.pdf | |
| 942 | |c BK | ||