Реализация турбокодека на программируемой логической интегральной схеме; Вестник науки Сибири; № 1 (1)

Bibliografski detalji
Parent link:Вестник науки Сибири: электронный научный журнал/ Томский политехнический университет (ТПУ).— , 2011-.— 2226-0064
№ 1 (1).— 2011.— [С. 382-387]
Glavni autor: Яременко А. В. Анна Васильевна
Daljnji autori: Осокин А. Н. Александр Николаевич
Sažetak:Заглавие с титульного листа
Получены выражения, позволившие разработать модифицированный алгоритм декодирования турбокодов Рида-Маллера (32,26)2, пригодный для аппаратной реализации. Разработаны конечные автоматы кодера и декодера для реализации на программируемой логической интегральной схеме, интерфейс ввода-вывода турбокодера. Кодер и декодер реализованы на Virtex XCV1000E-6 от компании Xilinx (разработаны программы на языке Very high speed integrated circuits Hardware Description Language). Проведенное моделирование в пакете Xilinx ISE показало, что разработанный кодер обеспечивает скорость кодирования для турбокода Рида-Маллера (32,26)2 38,6 Мбит/с, декодер обеспечивает скорость декодирования 70,2 кбит/с при пяти итерациях.
Jezik:ruski
Izdano: 2011
Serija:Информационные технологии и системы управления
Teme:
Online pristup:http://earchive.tpu.ru/handle/11683/14959
Format: MixedMaterials Elektronički Poglavlje knjige
KOHA link:https://koha.lib.tpu.ru/cgi-bin/koha/opac-detail.pl?biblionumber=477823

MARC

LEADER 00000naa2a2200000 4500
001 477823
005 20231101093011.0
035 |a (RuTPU)RU\TPU\prd\144617 
035 |a RU\TPU\prd\144616 
090 |a 477823 
100 |a 20120622d2011 k y0rusy50 ca 
101 0 |a rus 
102 |a RU 
135 |a drnn ---uucaa 
181 0 |a i  
182 0 |a b 
200 1 |a Реализация турбокодека на программируемой логической интегральной схеме  |f А. В. Яременко, А. Н. Осокин 
203 |a Текст  |c электронный 
215 |a 1 файл (745 Кб) 
225 1 |a Информационные технологии и системы управления 
230 |a Электронные текстовые данные (1 файл : 745 Кб) 
300 |a Заглавие с титульного листа 
320 |a [Библиогр.: с. 387 (4 назв.)] 
330 |a Получены выражения, позволившие разработать модифицированный алгоритм декодирования турбокодов Рида-Маллера (32,26)2, пригодный для аппаратной реализации. Разработаны конечные автоматы кодера и декодера для реализации на программируемой логической интегральной схеме, интерфейс ввода-вывода турбокодера. Кодер и декодер реализованы на Virtex XCV1000E-6 от компании Xilinx (разработаны программы на языке Very high speed integrated circuits Hardware Description Language). Проведенное моделирование в пакете Xilinx ISE показало, что разработанный кодер обеспечивает скорость кодирования для турбокода Рида-Маллера (32,26)2 38,6 Мбит/с, декодер обеспечивает скорость декодирования 70,2 кбит/с при пяти итерациях. 
337 |a Adobe Reader 
461 1 |0 (RuTPU)RU\TPU\prd\143680  |x 2226-0064  |t Вестник науки Сибири  |o электронный научный журнал  |f Томский политехнический университет (ТПУ)  |d 2011- 
463 1 |0 (RuTPU)RU\TPU\prd\143681  |t № 1 (1)  |v [С. 382-387]  |d 2011 
610 1 |a ПЛИС 
610 1 |a программируемые логические интегральные схемы 
610 1 |a турбокоды 
610 1 |a декодеры 
610 1 |a декодирование 
610 1 |a алгоритмы 
610 1 |a труды учёных ТПУ 
610 1 |a электронный ресурс 
675 |a 621.391  |v 3 
700 1 |a Яременко  |b А. В.  |g Анна Васильевна 
701 1 |a Осокин  |b А. Н.  |c специалист в области обработки изображений  |c доцент Томского политехнического университета, кандидат технических наук  |f 1947-  |g Александр Николаевич  |2 stltpush  |3 (RuTPU)RU\TPU\pers\25406 
801 1 |a RU  |b 63413507  |c 20090623  |g PSBO 
801 2 |a RU  |b 63413507  |c 20180116  |g PSBO 
856 4 |u http://earchive.tpu.ru/handle/11683/14959 
942 |c BK