Реализация турбокодека на программируемой логической интегральной схеме

Bibliographic Details
Parent link:Вестник науки Сибири: электронный научный журнал/ Томский политехнический университет (ТПУ).— , 2011-.— 2226-0064
№ 1 (1).— 2011.— [С. 382-387]
Main Author: Яременко А. В. Анна Васильевна
Other Authors: Осокин А. Н. Александр Николаевич
Summary:Заглавие с титульного листа
Получены выражения, позволившие разработать модифицированный алгоритм декодирования турбокодов Рида-Маллера (32,26)2, пригодный для аппаратной реализации. Разработаны конечные автоматы кодера и декодера для реализации на программируемой логической интегральной схеме, интерфейс ввода-вывода турбокодера. Кодер и декодер реализованы на Virtex XCV1000E-6 от компании Xilinx (разработаны программы на языке Very high speed integrated circuits Hardware Description Language). Проведенное моделирование в пакете Xilinx ISE показало, что разработанный кодер обеспечивает скорость кодирования для турбокода Рида-Маллера (32,26)2 38,6 Мбит/с, декодер обеспечивает скорость декодирования 70,2 кбит/с при пяти итерациях.
Published: 2011
Series:Информационные технологии и системы управления
Subjects:
Online Access:http://earchive.tpu.ru/handle/11683/14959
Format: Electronic Book Chapter
KOHA link:https://koha.lib.tpu.ru/cgi-bin/koha/opac-detail.pl?biblionumber=477823