Микропроцессорная техника. Схемотехника и программирование, учебное пособие

Bibliographic Details
Main Author: Булатов В. Н.
Other Authors: Худорожков О. В.
Summary:Рекомендовано к изданию ученым советом федерального государственного бюджетного образовательного учреждения высшего образования «Оренбургский государственный университет» в качестве учебного пособия для студентов, обучающихся по программам высшего образования по направлению подготовки 11.03.04 Электроника и наноэлектроника
Учебное пособие разработано для преподавателей и студентов в рамках учебных дисциплин, которые включают разделы по изучению и использованию знаний по микропроцессорной технике. В учебном пособии рассмотрены микропроцессорные системы на основе микропроцессоров семейства х86, их архитектура и состав команд, а также архитектура контроллеров ввода-вывода, прерываний, прямого доступа в память, программируемого таймера и других, схемотехника узлов микропроцессорных систем и программирование их функций. Весь теоретический материал сопровождается большим числом примеров. Учебное пособие может быть полезным инженерам-разработчикам одноплатных контроллеров на базе 16-разрядных микропроцессоров х86 и их аналогов.
Книга из коллекции ОГУ - Инженерно-технические науки
Published: Оренбург, ОГУ, 2016
Subjects:
Online Access:https://e.lanbook.com/book/98005
https://e.lanbook.com/img/cover/book/98005.jpg
Format: Electronic Book

MARC

LEADER 00000nam0a2200000 i 4500
001 98005
010 |a 978-5-7410-1443-1 
100 |a 20250516d2016 k y0rusy01020304ca 
101 0 |a rus 
102 |a RU 
105 |a y j 000zy 
106 |a z 
200 1 |a Микропроцессорная техника. Схемотехника и программирование  |b Электронный ресурс  |f Булатов В. Н.,Худорожков О. В.  |e учебное пособие 
210 |a Оренбург  |b Оренбург  |c ОГУ  |d 2016 
215 |a 376 с. 
300 |a Рекомендовано к изданию ученым советом федерального государственного бюджетного образовательного учреждения высшего образования «Оренбургский государственный университет» в качестве учебного пособия для студентов, обучающихся по программам высшего образования по направлению подготовки 11.03.04 Электроника и наноэлектроника 
330 |a Учебное пособие разработано для преподавателей и студентов в рамках учебных дисциплин, которые включают разделы по изучению и использованию знаний по микропроцессорной технике. В учебном пособии рассмотрены микропроцессорные системы на основе микропроцессоров семейства х86, их архитектура и состав команд, а также архитектура контроллеров ввода-вывода, прерываний, прямого доступа в память, программируемого таймера и других, схемотехника узлов микропроцессорных систем и программирование их функций. Весь теоретический материал сопровождается большим числом примеров. Учебное пособие может быть полезным инженерам-разработчикам одноплатных контроллеров на базе 16-разрядных микропроцессоров х86 и их аналогов. 
333 |a Книга из коллекции ОГУ - Инженерно-технические науки 
610 0 |a микропроцессорная техника 
610 0 |a классификация команд 
610 0 |a архитектура эвм 
610 0 |a однокристальный микропроцессор 
610 0 |a однокристальные эвм 
610 0 |a современные тенденции 
610 0 |a архитектура 16-разрядного микропроцессора 
610 0 |a компоненты архитектуры мп 
610 0 |a регистры мп 
610 0 |a формирование адреса 
610 0 |a алу 
610 0 |a флаги результатов 
610 0 |a цифровой автомат мп 
610 0 |a управляющие сигналы 
610 0 |a выборка команд 
610 0 |a способы адресации 
610 0 |a команды пересылки 
610 0 |a команды загрузки 
610 0 |a форматы команд 16-разрядного мп 
610 0 |a кода операции 
610 0 |a группа команд mov 
610 0 |a загрузка сегментных регистров 
610 0 |a организация стековой памяти 
610 0 |a команды стековой памяти 
610 0 |a команды приращений 
610 0 |a команды сдвигов 
610 0 |a классификация команд алу 
610 0 |a команды сложения 
610 0 |a команда сложения с учетом переноса 
610 0 |a операция вычитания 
610 0 |a команда вычитания с учетом заема 
610 0 |a команда логической функции или 
610 0 |a команда логической функции и 
610 0 |a команда исключающая или 
610 0 |a команды сравнения 
610 0 |a команды инверсии 
610 0 |a команды ветвлений 
610 0 |a команды перехода 
610 0 |a организация циклов с использованием команд ветвлений 
610 0 |a команды перехода между программой и подпрограммой 
610 0 |a внутрисегментные переходы 
610 0 |a межсегментные переходы 
610 0 |a команды для организации циклов 
610 0 |a группа команд loop 
610 0 |a команда jcxz 
610 0 |a цепочные команды 
610 0 |a алгоритм выполнения 
610 0 |a формат цепочных команд 
610 0 |a особая группа команд 
610 0 |a пустая команда 
610 0 |a команды останова 
610 0 |a команды флагов 
610 0 |a префиксы замены сегмента 
610 0 |a команда xlat 
610 0 |a команды умножения 
610 0 |a команды деления 
610 0 |a команды конвертирования формата данных 
610 0 |a команда test 
610 0 |a интерфейсные контроллеры 
610 0 |a команды ввода-вывода 
610 0 |a обслуживание прерываний 
610 0 |a контроллер прерываний 
610 0 |a процедура прерываний 
610 0 |a программирование контроллера прерываний 
610 0 |a инициализация контроллера прерываний 
610 0 |a обслуживание контроллера прерывания 
610 0 |a контроллер параллельного интерфейса 
610 0 |a протоколы параллельных интерфейсов 
610 0 |a архитектура ядра контроллера 
610 0 |a характеристика режимов контроллера 
610 0 |a применение контроллера 
610 0 |a контроллер асинхронного последовательного интерфейса 
610 0 |a антология последовательного интерфейса 
610 0 |a контроллер последовательного интерфейса 
610 0 |a программирование режимов 
610 0 |a порядок инициализации 
610 0 |a синхронный последовательный интерфейс 
610 0 |a контроллер синхронного последовательного интерфейса 
610 0 |a применение контроллера синхронного последовательного интерфейса 
610 0 |a контроллер формирования временных интервалов 
610 0 |a программируемый таймер 
610 0 |a режим задержанного запроса 
610 0 |a режим ждущего мультивибратора 
610 0 |a режим делителя частоты 
610 0 |a режим одиночного строба 
610 0 |a программирование таймера 
610 0 |a таймер на системной плате 
610 0 |a контроллер прямого доступа к памяти 
610 0 |a общие сведения о прямом доступе 
610 0 |a контроллер пдп 
610 0 |a архитектура и назначение сигналов 
610 0 |a регистры контроллера пдп 
610 0 |a режимы работы пдп 
610 0 |a программирование контроллера пдп 
610 0 |a схемотехника центрального процессора 
610 0 |a состав микропроцессорного комплекта 
610 0 |a назначение выводов мп 
610 0 |a генератор тактовых импульсов 
610 0 |a буферные регистры-защелки 
610 0 |a шинные формирователи 
610 0 |a синтез центрального процессора 
610 0 |a оперативные запоминающие устройства 
610 0 |a постоянные запоминающие устройства 
610 0 |a подключение пзу/озу 
610 0 |a подключение ис озу 
610 0 |a подключение ис пзу 
610 0 |a сопряжение шин данных 
610 0 |a схемотехника узла мпс 
610 0 |a канал прямого доступа 
610 0 |a узел аппаратного прерывания 
610 0 |a узел с таймером 
610 0 |a формирование системного времени 
675 |a 681.327 
686 |a 32.973.2я7  |2 rubbk 
700 1 |a Булатов  |b В. Н. 
701 1 |a Худорожков  |b О. В. 
801 1 |a RU  |b Издательство Лань  |c 20250516  |g RCR 
856 4 |u https://e.lanbook.com/book/98005 
856 4 1 |u https://e.lanbook.com/img/cover/book/98005.jpg 
953 |a https://e.lanbook.com/img/cover/book/98005.jpg