Разработка структуры быстродействующего декодера БЧХ-кода и его реализация на примере БЧХ-кода (15,7,5)

Xehetasun bibliografikoak
Parent link:Наука будущего - наука молодых: [Казань, 20-23 сентября 2016 г.] : сборник тезисов участников форума : в 2 т..— , 2016
Т. 1.— 2016.— [С. 265-267]
Egile nagusia: Рыжова С. Е. Светлана Евгеньевна
Erakunde egilea: Национальный исследовательский Томский политехнический университет (ТПУ) Институт кибернетики (ИК)
Beste egile batzuk: Зоев И. В. Иван Владимирович
Gaia:Заглавие с экрана
В данной статье представлена структура, на основе которой реализован быстродействующий декодер БЧХ-кода, способный исправлять две независимые ошибки, на основе циклического алгоритма декодирования. Для того чтобы увеличить производительность декодера, последовательная схема была заменена комбинационной. Помимо реализации было проведено тестирование декодера для подтверждения его работоспособности в нахождении и исправлении различных вариантов внедрения в исходную комбинацию однократной и двукратной независимой ошибки. Также было проведено сравнение зарубежного аналога декодера, разработанного на ПЛИС, с реализацией, представленной в работе.
This article presents the structure, which based for implementation of high-speed error-correcting decoder BCH code, which able to correct two independent errors, based on the cyclic decoding algorithm. In order to increase the decoder performance, a series circuit has been replaced by the combination. In addition to the implementation of the decoder were tested to confirm its efficiency in finding and correcting any various options of introduction single and double independent errors into the original combination. Also has been made comparison foreign decoder analogue, developed on FPGA, with the implementation represented in article.
Hizkuntza:errusiera
Argitaratua: 2016
Gaiak:
Sarrera elektronikoa:http://sfy-conf.ru/fileadmin/user_upload/архив/Inconsalt2016_02.pdf#page=228
Formatua: Baliabide elektronikoa Liburu kapitulua
KOHA link:https://koha.lib.tpu.ru/cgi-bin/koha/opac-detail.pl?biblionumber=654277
Deskribapena
Gaia:Заглавие с экрана
В данной статье представлена структура, на основе которой реализован быстродействующий декодер БЧХ-кода, способный исправлять две независимые ошибки, на основе циклического алгоритма декодирования. Для того чтобы увеличить производительность декодера, последовательная схема была заменена комбинационной. Помимо реализации было проведено тестирование декодера для подтверждения его работоспособности в нахождении и исправлении различных вариантов внедрения в исходную комбинацию однократной и двукратной независимой ошибки. Также было проведено сравнение зарубежного аналога декодера, разработанного на ПЛИС, с реализацией, представленной в работе.
This article presents the structure, which based for implementation of high-speed error-correcting decoder BCH code, which able to correct two independent errors, based on the cyclic decoding algorithm. In order to increase the decoder performance, a series circuit has been replaced by the combination. In addition to the implementation of the decoder were tested to confirm its efficiency in finding and correcting any various options of introduction single and double independent errors into the original combination. Also has been made comparison foreign decoder analogue, developed on FPGA, with the implementation represented in article.