Алгоритм тестирования мультипроцессорных многомодульных бортовых цифровых вычислительных систем интегрированной модульной авионики
| Parent link: | Вестник науки Сибири: электронный научный журнал/ Томский политехнический университет (ТПУ).— , 2011-.— 2226-0064 № 2 (12).— 2014.— [С. 107-114] |
|---|---|
| Autore principale: | |
| Altri autori: | |
| Riassunto: | Заглавие с титульного листа Приводится анализ существующих принципов и алгоритмов организации тестирования мультипроцессорных многомодульных бортовых цифровых вычислительных систем, входящих в состав информационно-измерительных авиационных комплексов, выполненных в классе перспективных структур интегрированной модульной авионики. Предлагается новый алгоритм тестировния мультипроцессора, соответствующий стандартам проектирования аппаратно-программных компонентов по ARINC651-ARINC655. Целью исследования является определение принципов организации параллельного непрерывного контроля исправности мультипроцессоров с использованием разработанного авторами алгоритма тестирования, придающего бортовому вычислителю повышенные значения показателей надежности. |
| Pubblicazione: |
2014
|
| Serie: | Информационные технологии и системы управления |
| Soggetti: | |
| Accesso online: | http://earchive.tpu.ru/handle/11683/16696 |
| Natura: | Elettronico Capitolo di libro |
| KOHA link: | https://koha.lib.tpu.ru/cgi-bin/koha/opac-detail.pl?biblionumber=533132 |
| Descrizione fisica: | 1 файл (625 Кб) |
|---|---|
| Riassunto: | Заглавие с титульного листа Приводится анализ существующих принципов и алгоритмов организации тестирования мультипроцессорных многомодульных бортовых цифровых вычислительных систем, входящих в состав информационно-измерительных авиационных комплексов, выполненных в классе перспективных структур интегрированной модульной авионики. Предлагается новый алгоритм тестировния мультипроцессора, соответствующий стандартам проектирования аппаратно-программных компонентов по ARINC651-ARINC655. Целью исследования является определение принципов организации параллельного непрерывного контроля исправности мультипроцессоров с использованием разработанного авторами алгоритма тестирования, придающего бортовому вычислителю повышенные значения показателей надежности. |